Tin tức
FD-SOI FPGA có giao tiếp với PCIe và LPDDR4
Machxo5T-NX, như chúng được gọi, phù hợp với một bộ thiết kế chức năng điều khiển cho mạng doanh nghiệp, tầm nhìn máy móc và IoT công nghiệp, nó nói.
Chúng được xây dựng bằng cách sử dụng quy trình FDSOI của công ty (hình ảnh đúng), có thể làm giảm đáng kể các lỗi mềm từ bức xạ so với các CMO số lượng lớn vì có ít khối lượng bán dẫn (màu cam) với các bóng bán dẫn trong các chất mang giả của WHICG có thể được tạo ra, có thể được tạo ra, có thể tạo ra
Bao gồm tối đa 7,2mbit bộ nhớ, tối đa 55mbit flash của người dùng và các ô logic lên tới 96K (xem bảng bên dưới).
Lattice cho biết, có tới 291 mục đích chung iOS, hỗ trợ cấu hình IO sớm và cung cấp các tính năng bổ sung như SGMII 1.25gbit/s, kéo xuống mặc định, tốc độ xoay nóng và lập trình nóng, Lattice cho biết.
Nhiều điện áp IO được hỗ trợ (1, 1.2, 1.5, 1.8, 2.5 và 3.3V) và có các giao diện LVD và MIPI.
Tính năng giao tiếp PCIE và LPDDR4 trên hai ô lớn hơn (53K và 96K) trong ba thiết bị được công bố.
Để bảo vệ sở hữu trí tuệ, có nhiều lần khởi động với mã hóa dòng bit (AES256) và xác thực (ECC256).
Bao bì là 17 x 17mm với cao độ 0,8mm và có tùy chọn 14 x 14mm cho phiên bản nhỏ hơn (ô 25k).
| Machxo5-NX | Machxo5T-NX | ||
|---|---|---|---|
| Thiết bị | LFMXO5-25 | LFMXO5-55T | LFMXO5-100T |
| Tế bào logic | 25k | 53k | 96K |
| Khối bộ nhớ nhúng | 80 (x18kbit) | 166 | 208 |
| Bộ nhớ nhúng | 1440kbit | 2988 | 3744 |
| RAM phân phối | 184kbit | 320 | 639 |
| Khối bộ nhớ lớn | 1 | 5 | 7 |
| Bit bộ nhớ lớn | 512kbit | 2560 | 3584 |
| Số nhân 18 × 18 | 20 | 146 | 156 |
| Khối ADC | 2 | 2 | 2 |
| Dao động 450 MHz | 1 | 1 | 1 |
| Dao động 128kHz | 1 | 1 | 1 |
| PCIe Gen2 cứng IP | 0 | 1 | 1 |
| GPLL | 2 | 4 | 4 |
| Người dùng flash (không có khởi tạo) | 15Mbit | 79 | 79 |
Nguồn mạng khác nhau trên một số số được sử dụng trong bài viết và bảng trên (kiểm tra thực tế đang được tiến hành), vì vậy hãy tự kiểm tra chúng nếu chúng quan trọng với bạn.
